1 研究課題名:エピタキシャル強磁性トンネル接合を用いた強磁性体/半導体融合デバイ ス

~Ⅳ族強磁性半導体の創製とそのスピンデバイスへの応用~

2 研究者氏名:菅原聡

3 研究の狙い:

本研究課題は、近年注目を集めている"スピンエレクトロニクス"の概念を既存のシリ コンテクノジーに融合させた新しい集積エレクトロニクスの展開を目指すものである. 従 来のエレクトロニクスでは用いられることのなかったキャリアの持つスピンといった自由 度を積極的に利用した新概念のアーキテクチャに基づく集積回路を実現するため、本研究 課題では、①シリコンテクノロジーに整合しキャリのアスピンを操作できる新機能材料と してIV族強磁性半導体の創製、②スピン依存伝達特性を有する能動集積デバイスとしての スピントランジスタの創出、そして、③このスピントランジスタを用いた新しい集積回路 アーキテクチャの創出の三項目について研究を進めた. 本研究課題で提案している材料・ デバイス・集積回路から構成される新しいエレクトロニクスの体系は、現行のシリコンテ クノロジーを生かしつつキャリアのスピンといった自由度の導入でシステムの性能を飛躍 的に向上させることを目的としている.

4 研究成果:

4.1 はじめに

スピンエレクトロニクスとは、従来のエレクトロニクスの分野で用いられることのなか ったキャリアのスピンや材料の磁性に関する自由度・機能を積極的に活用した新しいエレ クトロニクスの分野である.スピンエレクトロニクスに現在のエレクトロニクスと同等も しくはそれ以上の発展を期待するのであれば、シリコンテクノロジーを基盤においた集積 エレクトロニクスを無視するわけには行かない.むしろ、既存のシリコンテクノジーに融 合する形でスピンエレクトロニクスを具現化することが重要であると考えられる.本研究 で提案するスピンエレクトロニクスはスピン(または磁化)といった新たな自由度を有する機 能デバイスであるスピントランジスタを用いて集積エレクトロニクスを展開するものであ る.この新たな自由度の導入によって従来の集積エレクトロニクスでは実現できない新概 念の高機能・多機能集積回路アーキテクチャの実現が可能となる.

本研究課題ではスピンエレクトロニクスといった未だ抽象化されたままの概念を、スピントランジスタを能動デバイスとするシリコン集積回路として実現することを最終的な目標として、これを実現するための材料、デバイス、回路技術の創出を目的としている.はじめに、高機能なスピン操作のために必要となるIV族強磁性半導体の創製について述べる.次に、本研究課題の中心となるMOSFET型のスピントランジスタについて述べ、新たな材料開発の意義も明らかにする.最後に、スピントランジスタを用いた具体的な集積回路への応用について述べる.特に、IV族強磁性半導体を用いたスピントランジスタで構成された集積回路のインパクトについて詳述する.

#### 4.2 Ⅳ族強磁性半導体の創製

半導体の結晶格子の一部を磁性元素で置換することによって得られる強磁性半導体は高 いスピン分極率を有し、電界の印加によって磁性を制御できるといった通常の強磁性体で は実現不可能な機能を有していることから、スピントランジスタへの応用上極めて有用な 材料である. 強磁性半導体はこれまで化合物半導体を中心に研究がなされてきたが, 集積 エレクトロニクスの中心である Si に関するものはこれまでにほとんど報告されていなかっ た. スピンエレクトロニクスの概念をシリコン集積回路として実現するためには Si, SiGe, Ge といったシリコンテクノロジーに整合する材料を母材として強磁性半導体を実現する ことが必要となる. 本研究課題では Si および Ge を母材とした強磁性半導体の実現を試み た.

## <u>A. Ge<sub>1-x</sub>Mn<sub>x</sub>の成長と磁性</u>

Ge は先端 MOS デバイスのチャネルに用いることが検討されている重要な材料である. 最近, Ge に遷移金属元素である Mn をドープすることによって強磁性が発現することが報告された. 今日では, この Ge<sub>1-x</sub>Mn<sub>x</sub> は Ga<sub>1-x</sub>Mn<sub>x</sub>As, In<sub>1-x</sub>Mn<sub>x</sub>As に続く新たな強磁性半導体として認識されつつある. Ge<sub>1-x</sub>Mn<sub>x</sub> は異常ホール効果を示すことを根拠としてバンド構造の交換分裂が予想されているが, 磁気円二色性(MCD)のようなバンド構造の直接的な評価はこれまでなされていない. したがって, Ge<sub>1-x</sub>Mn<sub>x</sub> が強磁性半導体であるかについての真偽は未検討のままである. そこで, MCD を用いて Ge<sub>1-x</sub>Mn<sub>x</sub> における強磁性の起源を詳細に調べた.

低温分子線エピタキシー(MBE)を用いて Ge<sub>1-x</sub>Mn<sub>x</sub> 薄膜のエピタキシャル成長を行った. Mn と Ge からなる強磁性クラスターの析出を防ぐため、成長温度は 100℃とした. 図 1 に Ge(001)基板上に成長した Ge<sub>1-x</sub>Mn<sub>x</sub> 薄膜の断面 TEM 像を示す. ほとんど転移を生じるこ となく Ge<sub>1-x</sub>Mn<sub>x</sub> がエピタキシャル成長することがわかった. また電子線回折からはダイヤ モンド構造以外の結晶構造は検出されなかった. また、Si(001)基板についても、Ge<sub>1-x</sub>Mn<sub>x</sub> のエピタキシャル成長を実現できた.



図1:Ge(001)基板上に成長した Ge<sub>1-x</sub>Mn<sub>x</sub> 薄 膜の断面 TEM 像



図 2:バルク Ge, エピタキシャル Ge<sub>1-x</sub>Mn<sub>x</sub> 薄膜, およびアモルファス Ge<sub>1-x</sub>Mn<sub>x</sub> 薄膜の MCD

図 2 に Ge(001)基板上にエピタキシャル成長した Ge<sub>1-x</sub>Mn<sub>x</sub> 薄膜の MCD スペクトルを示 す.参考のため、同図にはバルク Ge の MCD スペクトルも同時に示してある.測定温度 は 10K である. 成長した Ge<sub>1-x</sub>Mn<sub>x</sub> 薄膜の MCD スペクトルは全体的に負側にシフトしてい るが、バルク Ge の特異点の特徴を残している. さらに 2eV 付近に大きなピークが観測さ れた(図中の A 点). 各特異点およびこの大きなピークにおける MCD の磁場依存性から、 強磁性を示すヒステリシスが観測された. 図 3 に 2eV のピークと、Ge の特異点を代表し て E<sub>1</sub> 点におけるピークの大きさの温度依存性を示す. ここで特異点 E<sub>1</sub> のピークは 2eV に おける大きなピークが重なっているとして図 2 に示すδように分解した. 2eV(図 2 の A 点) の MCD 強度は温度の増大とともに減少して、150K 程度のキュリー点を示した. これは SQUID の測定結果と一致する. 一方, 2eV のピークの影響を取り除いた E₁における MCD の強度δは温度によってほとんど変化せず, バルク Ge のような挙動を示すことがわかった. また, Mn 濃度依存性から. A 点の MCD 強度は Mn 濃度とともに増大するが, E₁ 点におけ る MCD の強度は Mn 濃度の増加とともに緩やかに減少した. 以上の結果から, エピタキ シャル成長した Ge<sub>1-x</sub>Mnx 薄膜は磁気的には強磁性を示す相と強磁性を示さないバルク Ge の相とを含むことがわかった.したがって、Ge1xMnx 薄膜は Ge のバンド構造が交換分裂 することによって強磁性を示すような強磁性半導体ではないことが明らかになった。そこ で, Ge<sub>1-x</sub>Mn<sub>x</sub> 薄膜の構造の再評価を行った. 極端に薄層化した試料を用いて TEM 観察を 行ない、また極微小領域における、電子線回折、組成分析から構造を評価したところ、図 1 に現れていた縦縞のコントラストはエピタキシャル成長した Ge のマトリックス中に高 濃度(18%程度)に Mn を含むアモルファス状の Ge1\*Mnx が重なることによって生じている ことがわかった. すなわち, 成長層は相分離している. Si 基板を熱酸化して形成した SiO2 上に成長したアモルファスの Ge1.xMnx 薄膜と, Ge(100)基板上にエピタキシャル成長した Ge1-xMnx 薄膜とその磁性を MCD から比較した(図 2). アモルファス Ge1-xMnx 薄膜の Mn 濃 度はエピタキシャル成長した Ge1.xMnx 薄膜のアモルファス相に近い 15%とした. 若干の エネルギーシフトがあるが、エピタキシャル成長した Ge<sub>1-x</sub>Mn<sub>x</sub> 薄膜の MCD スペクトルは アモルファスの Ge1-xMnx 薄膜とバルク Ge の MCD スペクトルを重ね合せた形状に近い. MCD の詳細な測定からアモルファス







図 4: (a)400℃で成長した Si<sub>1.x</sub>Mn<sub>x</sub> 薄膜の断面 TEM 像. (b)250℃で成長した Si<sub>1.x</sub>Mn<sub>x</sub> 薄膜の断面 TEM 像.

4(a)に 4%の Mn をドープした Si 薄膜の断面 TEM 像を示す. 成長温度は 400℃である. マ トリックス中にクラスターが形成され, 均一組成の Si<sub>1-x</sub>Mn<sub>x</sub> 薄膜が形成できていない. 局 所的な組成分析から, マトリックス部には全く Mn を含まず, クラスターの部分に Mn が 集中していることがわかった. 電子線回折からクラスターには高濃度に Mn を含むダイヤ モンド構造の Si<sub>1-x</sub>Mn<sub>x</sub> が存在することがわかったが, Mn シリサイドもかなり形成されてい た. 一様に Mn が分散した Si<sub>1-x</sub>Mn<sub>x</sub> 薄膜のエピタキシャル成長を実現するため, 成長温度 を 250℃と Si のエピタキシャル成長としてはかなり低く設定して成長を行った. 図 4(b)に 断面 TEM 像を示す. Mn 濃度は 4%である. Mn の濃度に揺らぎが生じるが, Mn シリサイ ドを形成することなくダイヤモンド型結晶構造をもつ Si<sub>1-x</sub>Mn<sub>x</sub> 薄膜のエピタキシャル成長 を実現できた. Si に Mn を高濃度にドープした構造は世界的にも注目を集めていたが, エ ピタキシャル成長を実現したのは本研究がはじめてである. Mn 濃度は 20%程度まで導入 できることがわかった. Si<sub>1-x</sub>Mn<sub>x</sub> 薄膜は高濃度に Mn をドープすることによってキュリー温度 150K 程度の強磁性的な振る舞いを示す. Si と Mn からなる化合物で強磁性を示すもの は立方晶の MnSi のみであるが, そのキュリー温度は約 40K 程度と低く, 今回得られた Si<sub>1-x</sub>Mn<sub>x</sub> 薄膜のキュリー温度を説明できない. 今後, Si<sub>1-x</sub>Mn<sub>x</sub> 薄膜における強磁性の起源に ついて評価を進める.

4. 3 MOSFET型スピントランジスタ(スピンMOSFET)の創出

スピンの自由度を利用した集積回路を実現するためにはスピン依存伝達特性を有する能 動集積デバイスとしてのスピントランジスタが必要になる.大規模な集積回路の実現を視 野に入れ、シリコンテクノロジーのなかでも特にMOSテクノロジーへの整合に着目して、 MOSFET型のスピントランジスタを提案した.このスピントランジスタをスピンMOSFET と名づけ、その特性を理論解析した.また、スピンMOSFETの試作を行ないそのトランジ スタ動作を確認した.



図 5:スピン MOSFET のデバイス構造. ソースとドレインはチャネル領域の半導体(シリコン)と, (a)強磁性半導体(FS)との pn 接合, (b)強磁性金属(FM)とのショットキー接合, (c)ハーフメタル強磁性体(HMF) とのショットキー接合によって構成される. また, (d)では FS をチャネル領域に用いて FM(または HMF) とのショットキー接合によってソースとドレインを形成する.

### <u>A. スピンMOSFETの提案・理論解析</u>

スピンMOSFETは図5に示すようにソースとドレインまたはチャネル領域を強磁性体で置 き換えることで構成される、スピンMOSFETのソースとドレインの構造はスピン偏極電流 を制御するためだけではなく、チャネルに対するコンタクトとオフ電流を阻止するための ブロッキングコンタクトの機能を同時に満足する必要がある。すなわち、ソースとドレイ ンはゲートバイアスの印加によって大きなスピン偏極電流を流すことが可能であるが、ゲ ートバイアスを加えない場合にはほとんど電流を生じないコンタクトでなければならない. そこで、図5(a)に示す強磁性半導体を用いたpn接合や、図5(b)に示す強磁性金属を用いたシ ョットキー接合をスピンMOSFETのソースとドレインとして導入する. また, 図5(c)のよう にハーフメタル強磁性体を用いることもできる.ハーフメタル強磁性体は一方のスピンバ ンドが金属的なバンド構造をとるのに対して、もう一方のスピンバンドは絶縁体(半導体)的 なバンド構造となる特殊な強磁性体である。図5(c)ではハーフメタル強磁性体の金属的スピ ンバンドとチャネル領域の半導体とのショットキー接合をソースとドレインに用いる.図 5(d)のスピンMOSFETではチャネル領域を強磁性半導体として、これに強磁性金属(または ハーフメタル強磁性体)をショットキー接合してソースとドレインを形成する. 強磁性半導 体をチャネルに用いた場合、電界効果磁性制御と呼ばれる強磁性半導体に特有な現象を利 用して磁化状態を電気的に操作できるといった機能も付加される.

スピン MOSFET の動作原理は通常の MOSFET やショットキーバリア MOSFET と基本的には同じであるが、ソースとドレ イン(またはチャネル)の磁化状態に応じて 出力特性が変化する. 図 6 に二流体モデル を用いて解析したスピン MOSFET の静特 性を示す、ソースとドレインの構造は図 5(b)-(d)に示したショットキー接合である. ここではキャリアのバリスティック伝導を 仮定し、チャネル長はスピン緩和距離より も十分に短いとした、以下、スピン MOSFET のスピン依存伝達特性を評価す るため磁気電流比<sub>Mc</sub>を導入する. Mc は平 行磁化と反平行磁化の場合のドレイン電流 <sup>ル</sup>と <sup>AP</sup>を用いて(<sup>ル</sup><sup>-</sup>-<sup>AP</sup>)/<sup>ル</sup> で与えられ る.

ソースとドレインに強磁性金属のショッ トキー接合を用いた場合では(図 6(a)), ymc はドレインバイアス Vos とゲートバイアス V<sub>GS</sub>に強く依存して、V<sub>DS</sub>の増加とともに 減少するが、VGs を増加するにしたがって 増大する. Mcを大きくするためには強磁 性金属のスピン分極率を大きくすることや, ショットキー障壁高さを低くすることなど が重要になる. үмс のバイアス依存性は集 積回路への応用上の制約を与える可能性あ る、このバイアス依存性はハーフメタル強 磁性体をソースとドレインに用いるか、ま たは強磁性半導体をチャネルに導入するこ とによって大きく緩和される. 図 6(b)はハ ーフメタル強磁性体によるショットキー接 合をソースとドレインに用いた場合の出力 特性である、ソースとドレインのハーフメ タル強磁性体は金属的スピンバンドと平行 となるスピンを有するキャリアのみを伝導



図 6:(a)強磁性金属をソースとドレインに有す るスピン MOSFET の出力特性.(b)ハーフメタ ル強磁性体をソースとドレインに有するスピン MOSFET の出力特性.(c)強磁性金属をソースと ドレインに有し、チャネル領域が強磁性半導体 で構成されるスピン MOSFET の出力特性.

させるスピンフィルタとして働く.したがって、ソースとドレインが平行磁化の場合には 金属的スピンバンドと平行なスピンのキャリアによって大きなドレイン電流を得ることが できる.一方、反平行磁化の場合にはソースとドレインの金属的スピンバンドはお互いに 反平行となりほとんど電流を生じない.したがって、極めて大きな<sub>Mc</sub>を実現できる.キ ャリアがチャネルをバリステッィクに伝導する場合では、このような大きな<sub>Mc</sub>を実現で きるドレインバイアスの領域は絶縁体的スピンバンドのバンドギャップの大きさで決まる.

図 6(c)は強磁性半導体をチャネル領域に用いて,強磁性金属によるショットキー接合を ソースとドレインに用いたスピン MOSFET の出力特性である.この場合の出力特性は強 磁性半導体と強磁性金属によるショットキー障壁の構造に強く依存するが,広範囲にわた ってほとんどバイアスに依存しない<sub>20c</sub>を実現できる可能性がある.反平行磁化の出力特 性は平行磁化の出力と相似形になっており、不揮発性メモリやリコンフィギャラブル論理 回路へ応用するのに理想的な特性になっている.

また、理論解析からスピン MOSFET はそのデバイス構造によらず高い伝達コンダクタ ンス、大きな電圧利得、小さな電力・遅延積、低いオフ電流といった集積回路に必須の条 件をすべて満たすことがわかった.これまでに発表されたスピントランジスタの中で能動 集積デバイスとして必要な性能をすべて満足するものは、本研究課題で提案したスピン MOSFET 以外はない.

## <u>B.スピン MOSFET の試作</u>

強磁性金属によるショットキー接合をソースとドレインに用いたスピン MOSFET の試 作を行った.上述のように、このスピン MOSFET はハーフメタル強磁性体や強磁性半導 体を用いたスピン MOSFET に比べてスピン依存伝達特性という意味での性能は劣るが、 通常の強磁性金属で構成できるといった利点のあるプロトタイプのスピン MOSFET であ る.ソースとドレインに用いる強磁性金属として強磁性シリサイド Fe<sub>1-x</sub>Si<sub>x</sub> を選択した. Fe<sub>1-x</sub>Si<sub>x</sub> は x<50%以下で強磁性を示すシリサイドである.特に x=25%の場合はホイスラー 合金となり高いスピン分極率やハーフメタル強磁性体となることが期待されている.

図 7(a)と(b)に作製したスピン MOSFET の断面構造と光学顕微鏡像を示す. 作製プロセスの簡略化のため, SOI 基板を用いたボトムゲート構造を採用した. チャネル長, ゲート酸化膜厚はそれぞれ 1.5µm, 200nm である. ソースとドレインの Fe<sub>1-x</sub>Si<sub>x</sub> は Si 上に Fe を 堆積後, 赤外線加熱による rapid thermal annealing (RTA)によって形成した. RTA によっ て形成した Fe<sub>1-x</sub>Si<sub>x</sub> の磁化特性は RTA の条件に強く依存する. また, Fe<sub>1-x</sub>Si<sub>x</sub>/Si 接合はシ ョットキー接合による良好な整流特性を示した.



図 7: 試作したスピン MSFET の(a)断 面構造と, (b)光学顕微鏡写真.

図8: 試作したスピン MSFET の出力特性

図 8 に反転チャネルモードで動作させたスピン MOSFET の出力特性を示す.ゲートバ イアス(V<sub>GS</sub>)の印加によって、ドレイン電流(h)は非線形に増大し、また、h はドレインバイ アス(V<sub>DS</sub>)に対して飽和する傾向が得られトランジスタ動作が確認できた.また、V<sub>GS</sub>を負 に掃引したところ、蓄積チャネルの動作モードでもトランジスタ動作が確認できた.今後、 Fe<sub>1-x</sub>Si<sub>x</sub>の作製条件の最適化と、スピン依存伝達特性の評価を行う予定である.

4. 4 スピン MOSFET を用いた集積回路アーキテクチャの創出

スピン MOSFET では出力を制御する自由度として通常のトランジスタと同様にバイア スがあるが、さらに磁化といった自由度も存在する.この自由度を積極的に利用すること で多機能集積回路を実現することができる. また, 強磁性体の磁化は不揮発性の情報とし て取り扱うことができるため, スピン MOSFET は不揮発性にデータを保持することが重 要となるモバイル機器に応用ができる. 特に大容量高速不揮発性メモリや, 論理機能を不 揮発に保持できるリコンフィギャラブル論理回路へ応用することができる. 本研究課題で は, スピン MOSFET を用いた不揮発性メモリとリコンフィギャラブル論理回路について 提案・解析を進めた.

## <u>A.不揮発性メモリ</u>

スピン MOSFET は強磁性体の磁化状態によって二値の情報を記憶し、ドレイン電流の 大きさから磁化状態を検出する不揮発性メモリに応用することができる.メモリセルを一 つのスピン MOSFET のみで構成できるため高密度集積化に適している.また、スピン MOSFET の高い伝達コンダクタンスや大きな磁気電流比から、高い精度で高速にデータを 読み出すことが可能となる.情報の書き換えはソースかドレイン(またはチャネル)の磁化 を反転させることで行う.特に、キャリア誘起強磁性を示す強磁性半導体をチャネル領域 に用いたスピン MOSFET では、電界効果磁性制御によってチャネル領域を強磁性から常 磁性の状態に変化させてから磁化反転を行うことができる.この場合では熱の代わりに電 界効果を用いて光磁気ディスクに類似の磁気記録アーキテクチャを半導体集積回路上で実 現できる.



図 9: チャネルを強磁性半導体で構成したスピ

ン MOSFET を用いた不揮発性メモリ.



図 10:図 9 に示した不揮発性メモリのデータ書 き換えの方法

図 9 にチャネル領域を強磁性半導体で構成したスピン MOSFET を用いた不揮発性メモ リのセル構造を示す.メモリセルはスピン MOSFET, ワード線(WL), ビット線(BL), ソ ース線(SL)からなる.書き換え動作では,選択セルに接続している BL と SL に比較的 大きなバイアスを加え,ソースとドレインの接合を逆バイアスして,チャネル領域の強磁 性が消滅して常磁性となる程度までキャリア数を減少させる.図 8 のように BL と SL を 直行するように配置させておけば,選択セルのみがソースとドレインにバイアスが加えら れ,この選択された BL または SL の一方のみに接続された非選択セルでは,ドレインまた はソースのみにバイアスが加わる.一方のバイアスのみではチャネル領域全体を完全に常 磁性にすることはできないので,非選択セルの磁化情報が失われないようにすることがで きる.この状態で WL に比較的に小さな電流を流し,磁場を誘起して常磁性状態のチャネ ルの磁化方向を変化させ,次いで BL と SL のバイアスを切ることによってチャネルを強磁 性に戻して情報を書き換える.この書き換え動作の例を図 10 の磁化曲線上に示す.この メモリセルでは、強磁性状態にあるチャネル領域の保磁力より小さな磁場によって磁化反転できるため、磁化反転に必要な電流を大きく減少させることができる.また、誤書き込みも生じない.

情報の読み出し動作では、選択セルに通常のトランジスタ動作に必要なバイアスを印加 して、ドレイン電流の大きさによって強磁性ソースと強磁性チャネルとの相対的な磁化状 態を検出する.WL と BL を直行して配置してあるため、選択セルのみ記憶内容を読み出す ことができる.

図 11 に一括消去/書き換え型の不揮発性メモリのセル構造を示す. セルはチャネル領域 に強磁性半導体を用いたスピン MOSFET で構成される. このメモリセルではチャネル領 域の電界効果磁性制御を利用して,一組の BL と SL に接続されるすべてのメモリセルのデ ータを一括消去する. また,メモリセルの書き換えに必要な電流が小さいことを利用して 多数のワード線に同時に書き換え電流を流し,多数のスピン MOSFET の磁化情報を同時 に書き換えることが可能である. したがって,高速にデータの書き換えを行うことができ る. 以上に示したように,スピン MOSFET のチャネルに強磁性半導体を導入すれば,電 界効果磁性制御を用いることによって,従来型の不揮発性メモリの問題点をすべて解消し た理想的な不揮発性メモリを実現することができる.





図 11: スピン MOSFET を用いた 一括消去/書き換え可能な不揮発性 メモリ.

図 12:スピン MOSFET を用いた AND/OR リコンフィギャラブル論理回路

## **B.リコンフィギャラブル論理回路**

電流駆動能力を可変できるトランジスタを組み合わせればハードウエア的に論理機能を 再構成できる論理回路(リコンフィギャラブル論理回路)を実現できる. スピン MOSFET は 磁化状態によって伝達コンダクタンスの異なる2種の MOSFET として機能することから, スピン MOSFET を用いればリコンフィギャラブル論理回路を構成できる. この論理回路 では磁化状態を変えることによって論理機能を切り替えるが, さらに論理機能を不揮発に 保持できるといった特徴も有する. 図 12 にスピン MOSFET を用いた AND/OR 回路を示 す. この論理ゲートはスピン MOSFET を用いた E/E, E/D, CMOS 構成のインバータにニ ューロン MOS の入力を用いることで実現できる. ドライバとロードの伝達コンダクタン スのバランスをスピン MOSFET の磁化状態によって変化させることで論理機能を切り替 えることができる. さらに, スピン MOSFET を用いて図 13(a)または(b)の回路を構成すれ ば, 少数のトランジスタのみで2入力の全対称関数(XNOR, XOR, NAND, NOR, AND, OR, "1", "0")のすべてを実現できる.



図13:スピンMOSFETを用いたニ入力全対称関数リコンフィギャラブル論理回路

5 自己評価:

スピンエレクトロニクスをシリコンテクノロジーと融合させることで、スピンエレクト ロニクスの新しい展開の方向を示したことには意義がある.このうような明確な方向性を 前面に押し出しスピンエレクトロニクスの研究を提案・遂行しているのは未だ本研究以外 にはないといっても良い.新しいエレクトロニクスの体系を構築するとういう大きな研究 課題は、さきがけに相応しいテーマの設定だと思っているが、その反面、非常に広範囲に わたる研究内容のため、時間という意味で個人型研究の限界も感じた.特に、本研究課題 はさきがけに採択されてから開始した研究課題であることもあって、先行したコンセプト の創出や理論解析に比べ、装置作製などの要因があるといっても材料開発の遅れは認めな ければならない状況である.さきがけにおける研究は、開発競争などとは無縁であって、 前人未到の地へ分け入り、全く新しいテーマを創出して、今後の産業界にインパクトの与 えることのできる新技術を創製することがその目的であると認識している.この意味では 実験的検証は必要不可欠である.また、このような目的に向かって如何にアプローチして いくかという方法論も重要である.本研究課題では、確固とした根拠がないにもかかわら ず誰もが疑っていない材料の真偽を明らかにすることができた.材料開発にはこのような 側面も重要であると思う.

6 研究総括の見解:

強磁性半導体と強磁性金属ないしハーフメタルを組み合わせたスピントランジスタ構造を 考案するとともにそれらによる不揮発性メモリー回路方式を提案した。その実現のための 基礎として IV 族元素を主成分とする GeMn, SiMn 化合物半導体の結晶成長を行い、低温 において強磁性相が存在することを確認した。スピントランジスタはスピン偏極した電子 を注入して動作させ、またゲートによる制御が可能なため、一般のトランジスタよりも機 能性、制御性が優れている。このことを利用して考案した新しい回路方式では同一機能を 実現するのに必要なトランジスタの数を従来より少なくすることが可能であり、装置の小 型化、高性能化、省エネルギー化につながる可能性がある。材料的なアプローチと回路的 なアプローチを組み合わせた先駆性の高い取組であり、高く評価できる。成果は原著論文 12 篇、解説論文 2 編、特許 21 件(国内 5 件、国外 15 件、PCT 出願 1 件)と極めて多産 である。 材料研究をさらに進めて、提案したスピントランジスタを実現することごとが 課題である。全体として当初の予想を超える成果が得られたと判断します。 7 主要な論文等:

## <u>学術論文(計13件)</u>

- (1) <u>S.Sugahara</u>, "Spin Metal-Oxide-Semiconductor Field-Effect Transistors (Spin MOSFETs) for Spin-Electronic Integrated Circuits" submitted to IEE Proc. Circuits, Devices & Systems.
- (2) <u>S.Sugahara</u> and M.Tanaka, "A Spin Metal-Oxide-Semiconductor Field-Effect Transistor (Spin MOSFET) with a Ferromagnetic Semiconductor for the Channel", to be published in J. Appl. Phys.
- (3) <u>S.Sugahara</u> and M.Tanaka, "A Spin Metal-Oxide-Semiconductor Field-effect Transistor Using Half-Metallic-Ferromagnet Contacts for the Source and Drain", Appl. Phys. Lett. **84** (2004) 2307.
- (4) <u>S.Sugahara</u> and M.Tanaka, "Spin-Filter Transistor", Jpn. J. Appl. Phys. **43** (2004) L838.

# <u>解説・招待論文(計2件)</u>

(1) <u>菅原</u>, "スピントランジスタ", 電子情報通信学会誌, 出版予定.

(2) <u>S.Sugahara</u> and M.Tanaka, "Spin MOSFETs as a basis for spintronics" to be published in ACM Trans. on Storage.

# <u>招待講演(計4件)</u>

- (1) <u>菅原</u>, "スピントランジスタとその集積エレクトロニクスへの応用",応用物理学会 スピンエレクトロニクス研究会,東京, 2004.
- (2) <u>菅原</u>, 田中, "シリコンをベースとしたスピンエレクトロニクス", 第 51 回応用物理 学関係連合学術講演会, 東京, 2004, 29p-ZK-6.
- (3) <u>菅原</u>,田中, "スピン MOSFET とその応用",日本応用磁気学会第 134 研究会/第 21
  回磁性人工構造膜の物性と機能専門研究会,東京,2004.
- (4) <u>菅原</u>,田中,"半導体スピンエレクトロニクス最前線",日本学術振興会薄膜第 131 委員会第 216 回研究会,仙台, 2003.

## <u>国際会議発表(計25件)</u>

- (1) <u>S.Sugahara</u> and M.Tanaka, "A Spin Metal-Oxide-Semiconductor Field-Effect-Transistor (Spin MOSFET) Using a Ferromagnetic Semiconductor for the Channel Region", 49<sup>th</sup> Annual Conf. on Magnetism and Magnetic Materials (MMM04), Jacksonville, 2004, CR-04.
- (2) <u>S.Sugahara</u>, K.L.Lee, T.Matsuno, and M.Tanaka, "Epitaxial Growth and Magnetic Properties of Si<sub>1-x</sub>Mn<sub>x</sub> Thin Films", 2004 MRS Spring Meeting, San Francisco, 2004, G2.5.
- (3) K.L.Lee, M.Tanaka and <u>S.Sugahara</u>, "Low-Temperature Molecular-Beam-Epitaxy of Ferromagnetic Mn-Doped Ge Thin Films on Si(001) Substrates", 2004 Intl. Conf. on Molecular Beam Epitaxy (MBE2004)", Edinburgh, 2004, FB1.4.
- (4) <u>S.Sugahara</u>, K.L.Lee and M.Tanaka, "Low-Temperature Molecular Beam Epitaxy of Heavily Mn-Doped Si Thin Films on Si(001) Substrates", 2004 Intl. Conf. on Molecular Beam Epitaxy (MBE2004), Edinburgh, 2004, THP34.

### <u>特許出願</u>

特許出願件数: 国内5件、国外 15 件 (PCT 各国移行準備中8件を含む)、PCT 出願中 (国際段階) 1件

① 発明者:菅原 聡、田中雅明

発明の名称:

スピンフィルタ効果を用いたトランジスタ及びそれを用いた不揮発性メモリデバイ ス

出 願 人:科学技術振興機構

優先権基礎出願番号(出願日):特願 2002-217336(2002年7月25日) 優先権主張公開番号(公開日):特開 2004-111904(2004年4月8日) PCT 国際公開番号(国際公開日):WO2004/012272 A1(2004年2月5日) 台湾公開番号(公開日):200405339(2004年4月1日)

USP、EP、韓国、中国 への移行手続き完了

 2 発明者:菅原 聡、田中雅明 発明の名称:

> スピン依存伝達特性を有する電界効果トランジスタ及びそれを用いた不揮発メモリ 出願人:科学技術振興機構 優先権基礎出願番号(出願日):特願 2003-062453 (2003 年 3 月 7 日) PCT 国際公開番号(国際公開日):WO2004/079827 A1 (2004 年 9 月 16 日) 台湾公開番号(公開日):200419726 (2004 年 10 月 1 日)

- USP、EP、韓国、中国 への移行準備中
- 3 発明者: 菅原 聡、田中雅明 発明の名称:

スピン依存伝達特性を有するトンネルトランジスタ及びそれを用いた不揮発性メモ リ

出 願 人:科学技術振興機構

出願番号(出願日):特願 2003-095600(2003年3月31日) PCT国際公開番号(国際公開日):WO2004/088753 A1(2004年10月14日) 台湾公開番号(公開日):200501408(2005年1月1日) 台湾出願番号(出願日):93108802(2004/03/312004年3月31日)

- ④ 発明者:菅原 聡、松野知紘、田中雅明
  - 発明の名称:

スピン依存伝達特性を有するトランジスタを用いた再構成可能な論理回路

出 願 人:科学技術振興機構

出願番号(出願日): 特願 2003-086499(2003 年 3 月 26 日)

- PCT 国際公開番号(国際公開日): WO2004/079827 A1 (2004 年 9 月 16 日)
- 台湾公開番号(公開日): 200503420(2005年1月16日)

USP、EP、韓国、中国 への移行準備中

他に国内出願中1件