1. 前のページに戻る

バイナリコードからのMPUアクセラレータの自動生成

研究課題

産学が連携した研究開発成果の展開 研究成果展開事業 研究成果最適展開支援プログラム(A-STEP) 探索タイプ

研究責任者 石浦 菜岐佐  関西学院大学, 理工学部, 教授
研究期間 (年度) 2011
概要コンパイル後のバイナリコードを入力し、指定した区間の演算を(CPU が実行するよりも)高速に実行できるコプロセッサ・ハードウェアの回路を自動生成する「バイナリ・シンセシス」技術に関する研究を実施する。複数アルゴリズムを実行できるコプロセッサの自動生成を達成し、完全自動でCPU との一体化を実現できる基盤技術を確立する。マルチコアCPUよりも少ない回路規模で大きな高速化を達成可能であり、かつプログラム側の変更が不要であることが特長であり、ハードウェアの知識のない組込みソフトウェア技術者でも、実行効率に優れた組込みシステムのハードウェア・プラットフォームの設計を実施できるようになる。

URL: 

JSTプロジェクトデータベース掲載開始日: 2016-04-26   JSTプロジェクトデータベース最終更新日: 2025-03-26  

サービス概要 よくある質問 利用規約

Powered by NII jst