1. 前のページに戻る

制御フローコードとアドレス計算コードの分離による新しいプロセッサアーキテクチャの研究

研究課題

戦略的な研究開発の推進 戦略的創造研究推進事業 さきがけ

体系的番号 JPMJPR0284
DOI https://doi.org/10.52926/JPMJPR0284

研究代表者

吉瀬 謙二  電気通信大学, 大学院情報システム学研究科, 助手

研究期間 (年度) 2002 – 2005
概要将来にわたり高いプロセッサの性能向上を維持するためには、10億個のトランジスタという莫大なハードウェア資源を用いて、高い命令レベルの並列性を抽出する新しいプロセッサアーキテクチャが必要とされています。本研究では、消費電力の削減と高速化を達成するプロセッサアーキテクチャとして、制御フローコードとアドレス計算コードを分離する手法により新しいプロセッサアーキテクチャの実現を目指します。
研究領域情報基盤と利用環境

報告書

(1件)
  • 2005 終了報告書 ( PDF )

URL: 

JSTプロジェクトデータベース掲載開始日: 2016-04-26   JSTプロジェクトデータベース最終更新日: 2025-03-26  

サービス概要 よくある質問 利用規約

Powered by NII jst