1. 課題ページに戻る

2019 年度 終了報告書

デジタル回路設計における耐ハードウェアトロイ設計仕様の研究開発

研究課題

戦略的な研究開発の推進 戦略的創造研究推進事業 ACT-I

  • PDF
体系的番号 JPMJPR18UA
DOI https://doi.org/10.52926/JPMJPR18UA

研究代表者

大屋 優  早稲田大学, 大学院基幹理工学研究科, 大学院生(博士課程)

研究期間 (年度) 2018 – 2019
研究領域情報と未来

URL: 

JSTプロジェクトデータベース掲載開始日: 2020-12-16   JSTプロジェクトデータベース最終更新日: 2025-03-26  

サービス概要 よくある質問 利用規約

Powered by NII jst